# シリコン基板へ形成した高アスペクト比貫通配線

## 電子デバイス研究所 末益龍 夫 ·糸 井 和 久 ·山 本 敏 滝 沢 功\*1

# High Aspect Ratio Through-hole Interconnections in Silicon Substrates

T. Suemasu, K. Itoi, S. Yamamoto & T. Takizawa

厚いシリコン基板の表裏を導通する高アスペクト比の貫通配線を形成するための要素技術を開発した. この貫通配線は,半導体デバイスの3次元積層あるいはMicro Optical Electro-Mechanical System (MOEMS)デバイスのパッケージングに応用が期待される.光アシスト電解エッチング法および溶融金属 吸引法を用いて,厚さ500µm前後のシリコン基板へ金属を充填した貫通孔を試作した.貫通孔の直径は15 µmでアスペクト比は35,貫通孔の形成密度は最大500本/cm<sup>2</sup>,絶縁耐圧は500V以上であった.またKr-85 を用いたラジオアイソトープリークテストの結果,貫通配線でのリークレートは検出限界以下(1×10<sup>-15</sup> Pa·m<sup>3</sup>/s)であった.

We have developed key technologies to form conductive interconnections through a thick silicon substrate, which are potentially applied for 3D stacking of semiconductor devices or packaging of Micro Optical Electro-Mechanical System (MOEMS) devices. In this paper, we demonstrate to form metal filled Through-Holes (THs) in thick Silicon (Si) substrates ( $t = ~500 \mu m$ ) mainly using Photo Assisted Electro-Chemical Etching (PAECE) and Molten Metal Suctioned Method (MMSM). The THs had 15  $\mu m$  in the diameter and the aspect ratio of 35. And the maximum density was 500 THs/cm<sup>2</sup>. The dielectric breakdown voltage of the THs was more than 500 V. In result of a radioisotope leak test using Kr-85, the leakage rate of THs between the front and the back of the substrate was lower than the limit of detection ( $1 \times 10^{-15}$  Pa·m<sup>3</sup>/s)

#### 1.ま え が き

近年, CPUやメモリ, センサなど半導体デバイスの集 積化,小型化は目覚しく進歩した.またMEMS技術の発 展により,マイクロミラーに代表される光スイッチや光 導波路など,光デバイスと半導体デバイスが複合化する 新しい分野の製品が現実のものとなりつつある.このよ うな背景のもと,デバイスのさらなる高速・高機能化, 小型・軽量化を目指し,シリコン基板を3次元方向に積 層した3次元積層素子によるシステムの高密度実装が検 討されている1). 従来のワイヤボンディングを使った積層 実装では,積層できる素子の形状や数に制限がある.-方,インタポーザを用いた薄型パッケージを積層した後, 個々のパッケージの外部リードを接続する構造では,積 層数の制限はなくなるが逆に素子間の配線長が長くなっ てしまう2).しかし,シリコン基板を貫通して接続するこ と, すなわち貫通配線が形成できれば, これらの課題を 解決できる.図1は3次元積層素子の概念図である.機能 素子と同材質であるシリコンを3次元配線の基板材料に 用いることは,熱収縮による歪を小さくできるだけでな



図1 3次元積層素子の概念図 Schematic view of 3D stacking devices

く,優れた熱伝導性により,発熱の激しい素子(例えば CPUやレーザダイオードなど)の実装にも優位である. また,単一の積層しないシリコンデバイス,例えばイメ ージセンサのように検出部の有効面積をできるだけ大き くしたい場合にも,貫通配線によりチップの裏面に端子 を取り出すことでパッケージサイズを大幅に縮小できる.

以上のような素子構造を実現するため,シリコン基板 に表裏貫通配線を形成する下記の要素技術を開発した.

- (1)光アシスト電解エッチング法:シリコン基板へ高密 度・高アスペクト比の貫通孔を作製する.
- (2)溶融金属吸引法:真空による気圧差を利用して一度 に多数の貫通孔に溶融金属を充填する.

本論文では,これらの技術を用いてシリコン基板へ貫通 配線を形成して得られた知見と,その可能性について述 べる.

#### 2.貫通配線を形成するための要素技術

#### 2.1 貫通孔の形成

#### 2.1.1 光アシスト電解エッチング法 (PAECE)<sup>3)4)</sup>

光アシスト電解エッチング法 (Photo Assisted Electro-Chemical Etching)は,高アスペクト比のエッチングが 可能なウエットプロセスである.図2にPAECEの原理を 示す.n型のシリコン基板の表面側にフッ酸水溶液を接触 させ,裏面からはキセノンランプで光を照射する.光路 の途中に370nm~750nmのバンドパスフィルタを置いた. シリコン基板にはあらかじめ異方性エッチングで, 孔を 開けたい所定の場所にV溝を形成しておく.また,シリコ ン基板を陽極、フッ酸水溶液中の白金板を陰極にして、 その間に電圧を印加しておく.シリコン基板の裏面に光 を照射すると少数担体である正孔が発生し,その正孔は 電界によりシリコン基板表面に向かって移動する.シリ コン基板表面のV溝の鋭角部に電界が集中しているため, 正孔はそこに収束する.そこでは式(1)のような化学反 応が起こり、その部分だけがエッチングされ、エッチン グされた先端にまた電界が集中するので,エッチングが



Principle of PAECE

下方に進み細孔が形成される.

Si+6HF+2hole(+) H<sub>2</sub>SiF<sub>6</sub>+H<sub>2</sub>+2H<sup>+</sup> .....(1) PAECEの実験で用いた条件の一例を示す.

- ・n型シリコン基板 厚さ:525µm(両面ミラー仕上げ),結晶方位: (100),比抵抗:1.0~2.0 ・cm
- ・電解液:2.5wt%フッ酸水溶液+界面活性剤C2H₅OH 10wt%
- ・電解液温度:45~50
- ・電流密度:6~12mA/cm<sup>2</sup>(電圧0.5~2.0V)
- ・光照度:5~100mW/cm<sup>2</sup>

できあがった貫通孔の断面写真を図3に示す.孔径は13 µm,基板の厚さは450µmでアスペクト比は39である. また,このときの孔の形成速度は約1.0µm/minであった.

#### 2.1.2 孔質の改善

一方, PAECEを用いた貫通孔形成では,貫通孔を形成 したい[100]方向だけでなく,それと垂直な[001]および [010]方向にも反応が進み,ある一定の深さの孔"サイ



図3 PAECEにより形成した貫通孔の断面 Cross sectional view of through-holes in silicon substrate by PAECE



図4 PAECEにより形成した貫通孔の異なる切断面の観察; 点線は切断面を示す. Cross sectional view of through-holes in silicon substrate by PAECE; broken lines mean cutting planes

ドブランチ"が形成される.図4は,PAECEにより製作 した貫通孔を同じサンプルについて切断断面の方向を変 えて観察した例である.サイドブランチを低減させるこ とを目的として,下記の条件を変えてPAECEを行った.

- ・比抵抗の大きな(基板の不純物濃度が低い)シリコ ン基板を使用する.
- ・貫通孔ピッチを狭くする.



図5 異なる貫通孔ピッチにおけるシリコン基板の比抵抗と サイドプランチ深さおよび貫通孔径の関係 Depth of 'side-branch' and diameter of through-holes as function of Si substrate resistivity at two different through-holes pitches



図6 PAECEにより形成した狭ピッチの貫通孔の断面 Cross sectional view of through-holes at narrow pitches in silicon substrate by PAECE





図5のグラフは,サイドブランチの深さおよび開いた貫 通孔の孔径が基板の比抵抗にともないどのように変化す るかを示している.また,貫通孔のピッチが狭くなった ときのサイドブランチの深さも示している.比抵抗の大 きい基板を用いると孔径が大きくなり,サイドブランチ の深さは浅くなる.80~120 ・cmの比抵抗の基板を用い ると,1.0~2.0 ・cmの比抵抗の基板を用いたときと比べ, 孔径が3倍になり,サイドブランチは75%低減した.また, 貫通孔のピッチを80µmにすると,162.5µmのときと比 べ,サイドブランチが87%低減した.さらにピッチを狭め た例を図6に示す.孔径は4.4µm,基板の厚さは480µm でアスペクト比は109である.この例ではサイドブランチ はほとんどない.貫通孔の孔密度は3,500本/mm<sup>2</sup>で,孔の 傾きは法線に対し3度以下であった.

基板の比抵抗がサイドブランチの深さと開いた貫通孔 の孔径に関係があるのは、電圧を印加した際、シリコン 基板が電解液に触れ、その近傍に生ずる空乏層の幅がエ ッチングに影響していると考えている.空乏層の幅は、

| $d = (2 \circ (V_D - V/eN_D)^{1/2})$ |  |
|--------------------------------------|--|
|--------------------------------------|--|

- N□:不純物濃度
- :誘電率
- Vp:拡散電位

∨ :電解液側を+Vにする順方向バイアス なわえ5) 印加する電圧が一定であると空う層

で定義される<sup>5)</sup>.印加する電圧が一定であると空乏層の幅 は,比抵抗80~120 ・cmの基板では, 1.0~2.0 ・cmの 比抵抗の基板に比べ10倍広がる.図7に示すように,空乏 層の幅が狭いと貫通孔の側壁の突起部へ正孔が収束し, エッチングが進みやすくなる.一方,空乏層が広くなる と側壁の形状の影響が小さくなり,エッチングが一様に 起こりやすくなるため,孔径が広がりサイドブランチも 低減する.また,貫通孔のピッチが狭くなると,正孔が 貫通孔の下端に集中しやすくなるため,サイドブランチ が抑えられる.

#### 2.2 熱酸化による絶縁層の形成

貫通孔形成後に,基板表面および貫通孔の側壁に絶縁 層を形成するため,熱酸化を行った.1,100 のスチーム 酸化を3時間行い,1.2μmの厚さの酸化膜を形成できた. 膜厚は,断面研磨をしてSEM観察により求めた.

しかしながら,シリコン基板へすでに素子が造り込ま れた後で貫通孔を形成する場合,プロセス温度は通常 400 を超えてはならない.プラズマCVD等により低温酸 化膜を形成することも考えられるが,アスペクト比が高 くなると反応ガスが孔深くまで到達しないため採用でき ない.したがって,高アスペクト比の貫通孔に低温で絶 縁層を形成できる技術の開発が今後期待される.

2.3 溶融金属吸引法 (MMSM)) による導体充填

次に貫通孔に金属を埋め戻して貫通電極(配線)を形 成する,溶融金属吸引法(Molten Metal Suctioned Method)について述べる.この方法は,真空による気圧 差を利用して,一度に多数の細孔に溶融した金属を充填 するものである.このため貫通孔に埋め戻す金属として は、(1)配線抵抗を低くするため金属の固有抵抗が低い こと、(2)シリコン基板に造り込まれた機能を損なわな いために金属の融点は400 以下であること、(3)埋め戻 し作業を真空中で行うため融点での蒸気圧が低いこと、 (4)吸引された金属が降温時収縮してボイドができたり 孔から抜け落ちたりしないように、凝固収縮率が小さい こと、等が選定条件になる.具体的には、インジウム (融点156)、スズ(融点232)および金スズ合金(融 点283)を選択した.

図8に溶融金属吸引法のプロセスフローを示す.貫通孔 を形成したシリコン基板の片面を封止した後,5.0×10<sup>-3</sup> Paの真空中で330 (スズの場合)の溶融金属槽の中に基 板を浸漬する.浸漬1分後にN<sup>2</sup>ガスを装置内に導入し大気 圧に戻した.このとき,貫通孔の中は真空で外は大気圧 となり,その圧力差によって,溶融金属が孔の中に押し 込まれる.この状態で1分間放置した後,溶融金属槽から







図9 PAECEおよびMMSMにより形成した貫通配線の断面 Cross sectional view of a through-hole interconnection in a silicon substrate by PAECE and MMSM

基板を引き上げ, 試料表面に残っている金属が固化して いるのを確かめてから治具より基板を取り外した. MMSMにより高アスペクト比の細孔に金属を埋め戻した 例を図9と図10に示す.図9の例では, PAECEにより形成 した孔径12µm, 深さ380µm(アスペクト比32)の細孔 にスズを埋め戻した.ボイドも見られず良好に充填でき ている.図10の例では, DRIE(Deep Reactive Ion Etching)で形成した孔径20µm, 深さ370µm(アスペク ト比19)の貫通孔にスズを埋め戻した.

#### 3. 貫通配線の特性評価

光クロスコネクトなどに使用されるマイクロミラーの ような静電駆動するデバイスでは,電極間に200V前後の 高電圧を印加する.そのような用途に貫通配線を応用す る場合,個々の貫通配線間には高い絶縁性が要求され, なおかつ湿気などを遮断する目的で貫通配線部の気密性 も重要である.

#### 3.1 絶縁耐圧

図10のサンプルにおいて,形成した貫通配線とシリコン基板間の絶縁耐圧を測定した.孔壁の絶縁層は,熱酸 化膜1.2µmである.測定の結果,絶縁耐圧が500V以上あることを確認した.

#### 3.2 貫通配線の気密性

図11に示すサンプルを製作し, MIL-STD-883Eに基づき



図10 DRIEおよびMMSMにより形成した貫通配線の断面 Cross sectional view of through-hole interconnections in a silicon substrate by DRIE and MMSM





ラジオアイソトープによる貫通配線部のリーク試験を行った.具体的には、2気圧のKr-85/N2混合ガスにサンプルを15時間さらした後、シンチレーションカウンタでサン プルのキャビティ内に浸入したKr-85を計測した.その結 果、計測最小分解能以下のリーク量(1×10<sup>-15</sup> Pa•m<sup>3</sup>/s) 以下を示し、製作した貫通配線が高い気密性を有してい ることを確認した.

#### 4.む す び

CPUやメモリモジュール等の3次元積層は,積層後の 全体厚さをできるだけ薄く抑えたいため,シリコン基板 をバックグラインドする技術が検討され実用化されてい る.したがって,シリコン基板が薄くなったことにより 貫通配線のアスペクト比は小さくなる傾向にある.一方, イメージセンサやマイクロミラー等のMOEMSの静電電 極基板,あるいは高速CPUモジュールのシリコンインタ ポーザ等では,高アスペクト比の貫通配線が求められる. 当社では,これらの応用を念頭において,貫通配線を形 成するための要素技術として,光アシスト電解エッチン グ法および溶融金属吸引法を開発し,実用化を検証する ための試作を行った.その結果,試作した貫通電極配線 のシリコン基板に対する絶縁耐圧は500V以上であり,ラ ジオアイソトープによるリーク試験の結果,1×10<sup>-15</sup> Pa· m<sup>3</sup>/s以下の優れた気密性を有することを確認した.当社 が開発したこれらの技術は,極めて高いアスペクト比の 貫通配線をシリコン基板に形成できることが特長である. 今後は,貫通配線の長期信頼性を評価し,実用化に向け た量産技術の検討を行う予定である.

### 参考文献

- 1) 盆小原 学: 今後の実装技術の展開 , エレクトロニクス 実装学会誌, Vol.4, No.3, p.185, 2001
- 2) S. Denda, T. Otake and Y. Tezuka: 2001 ICEP Proceedings, p.16, 2001
- 3) A. Satoh: Jpn. J. Appl. Phys., 39, p.378, 2000
- 4) A. Satoh: Jpn. J. Appl. Phys., 39, p.1612, 2000
- 5) 御子柴宣夫:半導体の物理, p.209, 1991, 培風館
- 6) A. Satoh, et al.: Proc. of The Sixth International Micromachine Symposium, p.179, 2000